![]() |
Μπισδούνης Λάμπρος Καθηγητής Δίπλωμα Ηλεκτρολόγου Μηχανικού (Πανεπιστήμιο Πατρών) Διδακτορικό Ηλεκτρολόγου Μηχανικού (Πανεπιστήμιο Πατρών) |
http://www.ele.teipat.gr/bisdounis/
+30 2610 369238 / 369293
+30 2610 369298
bisdounis AT teiwest.gr
http://scholar.google.gr/citations?user=XIp9CvQAAAAJ&hl=en&oi=ao

Βιογραφικό Σημείωμα
Διδασκαλία
Έρευνα
Μοντελοποίηση χρονικής απόκρισης και κατανάλωσης ενέργειας ηλεκτρονικών κυκλωμάτων
Σχεδιασμός και ανάλυση κυκλωμάτων CMOS για τεχνολογίες υπομικρομέτρου και νανοτεχνολογίες
Μοντελοποίηση MOSFET
Σχεδιασμός ψηφιακών και αναλογικών κυκλωμάτων υψηλής απόδοσης και χαμηλής κατανάλωσης ενέργειας
Σχεδιασμός ενσωματωμένων συστημάτων
Ανάπτυξη αρχιτεκτονικών ειδικού σκοπού και αρχιτεκτονικών με ενσωματωμένους επεξεργαστές (system-on-chip)
Εφαρμογές αισθητήρων
Ερευνητικά Έργα
- A system supporting ASIC design and providing rapid turnaround prototyping (QUICKCHIPS).
- Hellenic design prototyping environment (HDPE I).
- A general hearing-aid processor (HEAR).
- Europractice Basic - Demonstration activity for Greek industries (MEDCHIP).
- Asynchronous low-power methodology and implementation of an encryption/decryption system (AMIED).
- Ανάπτυξη καινοτόμων συστημάτων αισθητήρων κατανεμημένης ευφυΐας (MEMSENSE), που χρηματοδοτείται από την Ελληνική Πρωτοβουλία Τεχνολογικών Συνεργατικών Σχηματισμών (Corallia) στα πλαίσια του Ε.Π. Ανταγωνιστικότητα και Επιχειρηματικότητα (ΕΣΠΑ 2007-2013).
- Σύστημα διαχείρισης αυτοματοποιημένης απόκρισης ζήτησης (demand response) για ορθολογική χρήση ηλεκτρικής ενέργειας (ΔΑΜΑΖΟ), που χρηματοδοτείται από τη Γενική Γραμματεία Έρευνας και Τεχνολογίας στα πλαίσια της δράσης Συνεργασία του Ε.Π. Ανταγωνιστικότητα και Επιχειρηματικότητα (ΕΣΠΑ 2007-2013).
- Καινοτόμα υλικά για νανοκρυσταλλικές ηλιακές κυψελίδες, που χρηματοδοτείται στα πλαίσια της πράξης Θαλής του Ε.Π. Εκπαίδευση και Διά Βίου Μάθηση (ΕΣΠΑ 2007-2013) και συντονίζεται από το Πανεπιστήμιο Πατρών.
Δημοσιεύσεις
{slider=Διατριβές}
1) Λ. Μπισδούνης, Σχεδιασμός κυκλώματος υπολογισμού τετραγωνικής ρίζας αριθμών για σειριακή σε επίπεδο ψηφίου (digit-serial) επεξεργασία σημάτων, Διπλωματική εργασία, Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών, Πανεπιστήμιο Πατρών, Νοέμβριος 1992.
2) Λ. Μπισδούνης, Ανάπτυξη αναλυτικών μοντέλων χρονικής απόκρισης και κατανάλωσης ενέργειας για στατικά κυκλώματα CMOS, Διδακτορική διατριβή, Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών, Πανεπιστήμιο Πατρών, Μάρτιος 1999.{/slider} {slider=Σημειώσεις διδασκαλίας}
1) Λ. Μπισδούνης, Ενσωματωμένα συστήματα, Σημειώσεις διδασκαλίας, Τμήμα Μηχανικών Η/Υ, Τηλεπικοινωνιών και Δικτύων, Πανεπιστήμιο Θεσσαλίας, 2006.
2) Λ. Μπισδούνης, Βασικές εξειδικεύσεις σε αρχιτεκτονική και δίκτυα υπολογιστών, Σημειώσεις διδασκαλίας, Σχολή Θετικών Επιστημών και Τεχνολογίας, Ελληνικό Ανοικτό Πανεπιστήμιο, 2007.
3) Λ. Μπισδούνης, Αναλογικά ηλεκτρονικά, Σημειώσεις διδασκαλίας, Τμήμα Ηλεκτρολόγων Μηχανικών Τ.Ε., Τεχνολογικό Εκπαιδευτικό Ίδρυμα Δυτικής Ελλάδας, 2008.
4) Λ. Μπισδούνης, Τεχνολογία μετρήσεων, Σημειώσεις διδασκαλίας, Τμήμα Ηλεκτρολόγων Μηχανικών Τ.Ε., Τεχνολογικό Εκπαιδευτικό Ίδρυμα Δυτικής Ελλάδας, 2009.
5) Λ. Μπισδούνης, Σχεδιασμός ολοκληρωμένων κυκλωμάτων, Εργαστηριακές ασκήσεις, Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών, Πανεπιστήμιο Πατρών, 1996.{/slider} {slider=Βιβλία και κεφάλαια βιβλίων}
1) L. Bisdounis, D. Gouvetas, O. Koufopavlou, Circuit techniques for reducing power consumption in adders and multipliers, chapter 5 (pp. 71-96) in Designing CMOS circuits for low power, edited by D. Soudris, C. Piguet and C. Goutis, European Low Power Initiative for Electronic System Design, Kluwer Academic Publishers, September 2002.
2) Σ. Νικολαΐδης, Γ. Θεοδωρίδης, Λ. Μπισδούνης, Ψηφιακά ολοκληρωμένα κυκλώματα: Μία σχεδιαστική προσέγγιση, απόδοση στην Ελληνική γλώσσα και επιστημονική επιμέλεια, Εκδόσεις Κλειδάριθμος, Δεκέμβριος 2006 (πρωτότυπο: J.M. Rabaey, A. Chandrakasan, B. Nikolic, Prentice Hall, Ιανουάριος 2003).
3) C. Gamrat, J.M. Philippe, C. Jesshope, A. Shafarenko, L. Bisdounis, U. Bondi, A. Ferrante, J. Cabestany, M. Hubner, J. Parsinnen, J. Kadlec, M. Danek, B. Tain, S. Eisenbach, M. Auguin, J.P. Diguet, E. Lenormand, J.L. Roux, AETHER: Self-adaptive networked entities: Autonomous computing elements for future pervasive applications and technologies, chapter 7 (pp. 149-184) in Reconfigurable computing: From FPGAs to hardware/software codesign, edited by J.M.P. Cardoso and M. Hubner, Springer, August 2011.
4) N. Fragoulis, L. Bisdounis, V. Tsagaris, C. Theoharatos, Mixed-signal, low-power techniques in energy harvesting systems, chapter 10 (pp. 255-278) in Green mobile devices and networks: Energy optimization and scavenging techniques, edited by H. Venkataraman and G.M. Muntean, CRC Press, Taylor & Francis, March 2012.
5) L. Bisdounis, Modeling the operation of CMOS primitive circuits and MOSFET devices, chapter 5 (pp. 79-98) in System-Level Design Methodologies for Telecommunication, edited by N. Sklavos, M. Huebner, D. Goehringer and P. Kitsos, Springer, September 2013.{/slider} {slider=Δημοσιεύσεις σε διεθνή περιοδικά}
1) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, Propagation delay and short-circuit power dissipation modeling of the CMOS inverter, IEEE Transactions on Circuits and Systems - Part I: Fundamental Theory and Applications, vol. 45, no. 3, pp. 259-270, March 1998.
2) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, Analytical transient response and propagation delay evaluation of the CMOS inverter for short-channel devices, IEEE Journal of Solid-State Circuits, vol. 33, no. 2, pp. 302-306, February 1998.
3) L. Bisdounis, O. Koufopavlou, Short-circuit energy dissipation modeling for submicrometer CMOS gates, IEEE Transactions on Circuits and Systems - Part I: Fundamental Theory and Applications, vol. 47, no. 9, pp. 1350-1361, September 2000.
4) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, Analytical model for the CMOS short-circuit power dissipation, Integrated Computer-Aided Engineering Journal, IOS Press, vol. 5, no. 2 (special issue on low-power electronic systems), pp. 129-140, April 1998.
5) L. Bisdounis, O. Koufopavlou, S. Nikolaidis, Modeling output waveform and propagation delay of a CMOS inverter in the submicron range, IEE Circuits, Devices and Systems, vol. 145, no. 6, pp. 402-408, December 1998.
6) L. Bisdounis, D. Gouvetas, O. Koufopavlou, A comparative study of CMOS circuit design styles for low-power high-speed VLSI circuits, International Journal of Electronics, Taylor & Francis, vol. 84, no. 6, pp. 599-613, June 1998.
7) L. Bisdounis, G. Panagiotaras, O. Koufopavlou, C. E. Goutis, CMOS multi-input gate implementations for low-power digital design, International Journal of Electronics, Taylor & Francis, vol. 79, no. 5, pp. 641-653, November 1995.
8) L. Bisdounis, D. E. Metafas, A.M. Maras, C. Mavridis, VLSI implementation of digit-serial arithmetic modules, Microprocessing and Microprogramming Journal, North-Holland (Elsevier), vol. 39, no. 2-5, pp. 251-254, December 1993.
9) L. Bisdounis, C. Dre, S. Blionas, D. Metafas, A. Tatsaki, F. Ieromnimon, E. Macii, Ph. Rouzet, R. Zafalon, L. Benini, Low-power system-on-chip architecture for wireless LANs, IEE Computers and Digital Techniques, vol. 151, no. 1, pp. 2-15, January 2004.
10) C. Drosos, L. Bisdounis, D. Metafas, S. Blionas, A. Tatsaki, G. Papadopoulos, Hardware-software design and validation framework for wireless LAN modems, IEE Computers and Digital Techniques, vol. 151, no. 3, pp. 173-182, May 2004.
11) S. Nikolaidis, N. Kavvadias, T. Laopoulos, L. Bisdounis, S. Blionas, Instruction-level energy modeling for pipelined processors, Journal of Embedded Computing, IOS Press, vol. 1, no. 3 (special issue on low-power embedded systems), pp. 317-324, March 2006.
12) L. Bisdounis, S. Blionas, E. Macii, S. Nikolaidis, R. Zafalon, Implementation strategy and results of an energy-aware system-on-chip for 5GHz WLAN applications, Journal of Low-Power Electronics, American Scientific Publishers, vol. 2, no. 1, pp. 18-26, April 2006.
13) L. Bisdounis, Analytical modeling of overshooting effect in sub-100nm CMOS inverters, Journal of Circuits, Systems, and Computers, World Scientific, vol. 20, no. 7, pp. 1303-1321, November 2011.{/slider} {slider=Δημοσιεύσεις σε διεθνή συνέδρια} {tab=Πρακτικά Δ.Σ.}
1) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, C. Goutis, Modeling the CMOS short-circuit power dissipation, IEEE International Symposium on Circuits and Systems (ISCAS 1996), Atlanta, USA, May 1996, pp. IV.469-IV.472.
2) L. Bisdounis, O. Koufopavlou, S. Nikolaidis, Accurate evaluation of the CMOS short-circuit power dissipation for short-channel devices, IEEE International Symposium on Low-Power Electronics and Design (ISLPED 1996), Monterey, USA, August 1996, pp. 189-192.
3) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, CMOS short-circuit power dissipation including velocity saturation and gate-to-drain capacitive coupling, International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS 1996), Bologna, Italy, September 1996, pp. 157-166.
4) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, C. Goutis, Accurate timing model for the CMOS inverter, IEEE International Conference on Electronics, Circuits and Systems (ICECS 1996), Rodos, Greece, October 1996, pp. 89-92.
5) A. Rjoub, L. Bisdounis, O. Koufopavlou, Influence of the nMOS and pMOS transistor threshold voltages on CMOS circuits power dissipation, IEEE International Conference on Electronics, Circuits and Systems (ICECS 1997), Cairo, Egypt, December 1997, pp. 545-549.
6) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, Delay evaluation of static CMOS gates for short-channel devices, IEEE International Conference on Electronics, Circuits and Systems (ICECS 1997), Cairo, Egypt, December 1997, pp. 532-536.
7) L. Bisdounis, S. Nikolaidis, O. Koufopavlou, C. E. Goutis, Switching response modeling of the CMOS inverter for submicron devices, IEEE Design, Automation and Test in Europe Conference (DATE 1998), Paris, France, February 1998, pp. 729-735.
8) L. Bisdounis, O. Koufopavlou, Modeling the dynamic behavior of series-connected MOSFETs for delay analysis of multiple-input CMOS gates, IEEE International Symposium on Circuits and Systems (ISCAS 1998), Monterey, USA, June 1998, pp. VI.342-VI.345.
9) L. Bisdounis, O. Koufopavlou, Analytical modeling of short-circuit energy dissipation in submicron CMOS structures, IEEE International Conference on Electronics, Circuits and Systems (ICECS 1999), Paphos, Cyprus, September 1999, pp. 1667-1670.
10) F. Menichelli, M. Olivieri, L. Benini, M. Donno, L. Bisdounis, A simulation-based power-aware architecture exploration of a multiprocessor system-on-chip design, IEEE Design, Automation and Test in Europe Conference (DATE 2004), Paris, France, February 2004, vol. 3, pp. 312-317.
11) L. Bisdounis, Short-circuit energy dissipation model for sub-100nm CMOS buffers, IEEE International Conference on Electronics, Circuits and Systems (ICECS 2010), Athens, Greece, December 2010, pp. 615-618.
12) L. Bisdounis, An accurate and compact MOSFET I-V model for nanometer CMOS circuit analysis, Panhellenic Conference on Electronics and Telecommunications (PACET 2012), Thessaloniki, Greece, March 2012, paper no. S3.5. {tab=Πρακτικά Δ.Σ. που εκδόθηκαν ως βιβλία}
1) S. Nikolaidis, N. Kavvadias, P. Neofotistos, K. Kosmatopoulos, T. Laopoulos, L. Bisdounis, Instrumentation set-up for instruction-level power modeling, pp. 71-80, in Integrated Circuit Design: Power and Timing Modeling, Optimization and Simulation, edited by B. Hochet, A. J. Acosta and M. J. Bellido, Lecture Notes in Computer Science Series, No. 2451, Springer, September 2002 (International Workshop on Power and Timing Modeling, Optimization and Simulation - PATMOS 2002, Seville, Spain, September 2002).
2) S. Nikolaidis, N. Kavvadias, T. Laopoulos, L. Bisdounis, S. Blionas, Instruction-level energy modeling for pipelined processors, pp. 279-288, in Integrated Circuit and System Design: Power and Timing Modeling, Optimization and Simulation, edited by J. J. Chico and E. Macii, Lecture Notes in Computer Science Series, No. 2799, Springer, September 2003 (Int. Workshop Power and Timing Modeling, Optimization and Simulation - PATMOS 2003, Turin, Italy, September 2003).
3) C. Drosos, L. Bisdounis, D. Metafas, S. Blionas, A. Tatsaki, A multi-level hardware-software validation methodology for wireless network applications, pp. 332-341, in Integrated Circuit and System Design: Power and Timing Modeling, Optimization and Simulation, edited by E. Macii, V. Paliouras, O. Koufopavlou, Lecture Notes in Computer Science Series, No. 3254, Springer, September 2004 (Int. Workshop Power and Timing Modeling, Optimization and Simulation - PATMOS 2004, Santorini, Greece, September 2004).
4) L. Bisdounis, S. Blionas, E. Macii, S. Nikolaidis, R. Zafalon, Energy-aware system-on-chip for 5 GHz wireless LAN, pp. 166-176, in Integrated Circuit and System Design: Power and Timing Modeling, Optimization and Simulation, edited by V. Paliouras, J. Vounckx, D. Verkest, Lecture Notes in Computer Science Series, No. 3728, Springer, September 2005 (Int. Workshop Power and Timing Modeling, Optimization and Simulation - PATMOS 2005, Lueven, Belgium, September 2005).{/tabs}{/slider} {slider=Παρουσιάσεις}
1) L. Bisdounis, Modeling the operation of CMOS primitive circuits and MOSFET devices, 3rd IEEE Greece GOLD AG (Graduates of the last decade affinity group) ATHENA Summer School, Pyrgos, Greece, July 2012.
2) Λ. Μπισδούνης, Ανάπτυξη συστήματος βασικής ζώνης για διαμόρφωση και αποδιαμόρφωση σήματος σε ευρυζωνικά δίκτυα εξωτερικών χώρων, Παρουσίαση έργου ΔΙΑΣ, Γενική Γραμματεία Έρευνας και Τεχνολογίας, Αθήνα, Οκτώβριος 2007
3) Λ. Μπισδούνης, Ενσωματωμένα συστήματα, εφαρμογές τους και σχεδιασμός συστήματος σε ολοκληρωμένο κύκλωμα (system-on-chip), Ανοικτή Τεχνική Διάλεξη για το Ελληνικό Παράρτημα της IEEE Solid-State Circuits Society, Σεπτέμβριος 2007.
4) L. Bisdounis, Wireless communication network based on single, self-adaptive and self-optimized air interface, AETHER project presentation, University of Amsterdam, Amsterdam, The Netherlands, April 2006.
5) Λ. Μπισδούνης, Ανάπτυξη συστήματος υλικού-λογισμικού σε ολοκληρωμένο κύκλωμα (system-on-chip) χαμηλής κατανάλωσης ενέργειας για υλοποίηση των λειτουργιών ασύρματου LAN συχνότητας 5 GHz, Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Η/Υ, Εθνικό Μετσόβιο Πολυτεχνείο, Αθήνα, Ιούλιος 2004.
6) L. Bisdounis, Energy-aware system-on-chip design for 5 GHz WLANs, 2nd MARLOW (A central MARket place for dissemination of LOW-power micro-electronics design knowledge) Workshop, Turin, Italy, September 2003.
7) Λ. Μπισδούνης, Ανάλυση κατανάλωσης ενέργειας και καθυστέρησης κυκλωμάτων CMOS και τεχνικές σχεδιασμού αριθμητικών κυκλωμάτων με χαμηλή κατανάλωση ενέργειας και υψηλή ταχύτητα, Τμήμα Ηλεκτρονικών Μηχανικών και Μηχανικών Η/Υ, Πολυτεχνείο Κρήτης, Χανιά, Σεπτέμβριος 2003.
8) Λ. Μπισδούνης, Μοντελοποίηση χρονικής απόκρισης και κατανάλωσης ενέργειας κυκλωμάτων CMOS, Τμήμα Ηλεκτρονικών Μηχανικών και Μηχανικών Η/Υ, Πολυτεχνείο Κρήτης, Χανιά, Ιούλιος 2001.{/slider}
Βιβλία
Συνεργασίες
Πτυχιακές Εργασίες
Ώρες Γραφείου
Πλήρες Βιογραφικό σε pdf μορφή